Особенности архитектуры гиперфлекс

  • Сергей Феофентович Тюрин Пермский национальный исследовательский политехнический университет, Пермский государственный национальный исследовательский университет
Ключевые слова: Программируемая логическая интегральная схема, архитектура гиперфлекс, разложение Шеннона

Аннотация

В последние годы активно развивается направление адаптивных логических модулей (АЛМ), в которых пользователю доступны различные варианты логических элементов на пять, шесть и даже на семь, восемь переменных. В настоящее время возникло направление в архитектуре FPGA, которое называют «Гиперфлекс» (HyperFlex), предоставляющее новые возможности для оптимизации проектов, такие как, конвейеризация (Hyper-Pipelining), ретайминг (HyperRetiming) и др. Вызывает интерес анализ сложности реализации логики и особенности построения многоразрядных LUT.

Скачивания

Данные скачивания пока не доступны.

Биография автора

Сергей Феофентович Тюрин, Пермский национальный исследовательский политехнический университет, Пермский государственный национальный исследовательский университет

Заслуженный изобретатель Российской Федерации, д-р техн. наук, профессор, профессор кафедры Автоматики и телемеханики, электротехнический факультет, Пермский национальный исследовательский политехнический университет; профессор кафедры Математического обеспечения вычислительных систем Пермского государственного национального исследовательского университета, механико-математический факультет, Пермь.

Литература

1. Угрюмов Е. П. Цифровая схемотехника: учеб. пособие. – 2-е изд., перераб. и доп. – СПб. : БХВ-Петербург, 2007. – 782 с.
2. Строгонов А., Цыбин С. Программируемая коммутация ПЛИС: взгляд изнутри. – URL: http://www.kit-e.ru/articles/plis/2010_11_56.php
3. Виды программируемой логики. – URL: http://www.pvsm.ru/programmirovanie/87810
4. Programmable Logic Devices. – URL: http://ee.sharif.edu/~logic_circuits_t/readings/PLD.pdf
5. Программируемая логика и её применение в микропроцессорных системах. – URL: http://lektsii.org/7-10275.html
6. CPLD (Complex Programmable Logic Device). – URL: http://www.myshared.ru/slide/981511
7. Stephen Brown, Jonathan Rose. Architecture of FPGAs and CPLDs: A Tutorial. – URL: http://www.eecg.toronto.edu/~jayar/pubs/brown/survey.pdf
8. Logic Array Blocks and Adaptive Logic Modules in Stratix III Devices. – URL: https://www.altera.com.cn/content/dam/alterawww/global/zh_CN/pdfs/literature/hb/stx3/stx3_siii51002.pdf
9. INTEL FPGA. – URL: https://www.altera.com
10. Ryan Kenny, Jeff Watt. The Breakthrough Advantage for FPGAs with Tri-Gate Technology. – URL:https://www.altera.com/en_US/pdfs/litera-ture/wp/wp-01201-fpga-tri-gate-technology.pdf
11. Трёхмерные транзисторы 22нм. – URL: https://habrahabr.ru/company/intel/blog/ 118816/
12. Интегрированные транзисторы CMOS tri-gate. – URL: http://compress.ru/article.aspx?id=16789
13. Intel покупает Altera за 16,7 млрд долларов. – URL: http://www.ixbt.com/news/2015/06/04/intel-altera-16-7.htm
14. SiP Products. – URL: https://www.altera.com/products/sip/overview.html
15. High Bandwidth Memory. – URL: https://www.amd.com/en/technologies/hbm
16. Embedded Multi-Die Interconnect Bridge (EMIB). – URL: https://www.intel.com/content/www/us/en/foundry/emib-an-interview-with-babak-sabi.htm
17. Understanding How the New Intel®Hy-perFlex™ FPGA Architecture Enables NextGene-ration High-Performance Systems. – URL: https://www.altera.com/products/fpga/stratix-series/stratix10/features.html#hyperflexarchitecture
18. ISPMACH4000ZE Datasheet 1.8V In-System Programmable Ultra Low Power PLDs.– URL: http://datasheet4u.com/datasheet/I/S/P/ISPMACH4000ZE_LatticeSemiconductor.pdf.html
19. Designing With XC9500XL CPLDsXAPP112 January 22, 1999 (Version 1.1). – URL: https://www.xilinx.com/support/documentation/application_notes/xapp112.pdf
20. Carl Carmichael. Triple Module Redundancy Design Techniques for VirtexFPGAs. – URL: https://www.xilinx.com/ support/documentation/application_notes/xapp197.pdf
21. Xilinx Reduces Risk and Increases Efficiency for IEC61508 and ISO26262 Certified Safety Applications. WP461 (v1.0) April 9, 2015. – URL: http://www.xilinx.com/support/documentation/white_papers/wp461-functional-safety.pdf
22. Тюрин С.Ф. Статическая оперативная память на основе отказоустойчивой ячейки базового матричного кристалла // Вестник Пермского национального исследовательского политехнического университета. Электротехника, информационные технологии, системы управления. – 2016. – No 1(17). – С.16–27.
23. Тюрин С.Ф. Радиационно-устойчивая ячейка SRAM // Вестник Пермского национального исследовательского политехнического университета. Электротехника, информационные технологии, системы управления. 2014. – No 4(12). – С. 14–30.
Опубликован
2018-02-10
Как цитировать
Тюрин, С. Ф. (2018). Особенности архитектуры гиперфлекс. Вестник ВГУ. Серия: Системный анализ и информационные технологии, (1), 56-62. https://doi.org/10.17308/sait.2018.1/1191
Раздел
Информационно-измерительные, управляющие и сетевые системы